HiSilicon Kirin 655 vs NXP i.MX 6SLL
HiSilicon Kirin 655
► remove from comparisonDer HiSilicon Kirin 655 ist ein ARM-basierter Octa-Core-SoC für Smartphones und Tablets der Mittelklasse, der Anfang/Mitte 2016 vorgestellt wurde. Neben acht Cortex-A53-Kernen (2 Cluster, max. 1,7/2,1 GHz) integriert der Chip auch eine Mali-T830 MP2 Grafikeinheit, einen 64-Bit LPDDR3-Speichercontroller sowie ein Dual-SIM LTE Cat. 6 Modem. Der einzige Unterschied zum Kirin 650 scheint die leichte Erhöhung der Taktrate eines Clusters auf 2,1 GHz zu sein.
Prozessor
Der Cortex-A53 kann als Nachfolger des beliebten Cortex-A7-Designs betrachtet werden. Neben der von 32 auf 64 Bit verbreiterten Prozessorarchitektur (ARMv8-ISA), die unter anderem die Adressierung von mehr als 4 GB Arbeitsspeicher erlaubt, wurden auch weitere Details wie die Sprungvorhersage optimiert. Insgesamt steigt die Pro-MHz-Leistung dadurch deutlich und liegt sogar etwas oberhalb eines Cortex-A9-Kernes. Die acht Kerne des Kirin 655 teilen sich in zwei Quad-Core-Cluster mit einem Maximaltakt von 1,7 bzw. 2,1 GHz auf.
Insgesamt ist der Prozessor in etwa mit dem älteren Kirin 930 vergleichbar und ausreichend schnell, um sämtliche alltäglichen Aufgaben wie Browsing problemlos zu meistern. Cortex-A57- oder Cortex-A72-basierte High-End-SoCs erreichen allerdings noch eine merklich höhere Performance.
Grafiklösung
Die integrierte Mali-T830 MP2 (Taktrate 600 MHz, 40,8 GFLOPS) siedelt sich in etwa auf dem Level der Qualcomm Adreno 405 oder knapp darüber an. Für einen SoC der mittleren Preisklasse ist dies ein durchschnittliches Ergebnis. Android-Spiele des Jahres 2015/2016 werden bei mittlerer Auflösung zumeist flüssig dargestellt.
Features
Der Kirin 655 unterstützt Dual-SIM sowie eine Reihe verschiedener Funkstandards wie GSM, WCDMA, UMTS, HSPA+ und LTE Cat. 6 (max. 300 Mbit/s).
Leistungsaufnahme
Der in einem 16-Nanometer-FinFET-Prozess gefertigte SoC sollte trotz seiner 8 Kerne eine relativ niedrige Leistungsaufnahme aufweisen und kann so auch in kompakten Smartphones eingesetzt werden.
NXP i.MX 6SLL
► remove from comparisonDer NXP i.MX 6SLL oder i.MX6SLL (i.MX 6 Series, MCIMX6V7DVN10AB Part Number) ist ein low-End Single-Core-Chip für e-Reader. Er integriert einen einzelnen ARM Cortex-A9 Kern mit bis zu 1 GHz Taktfrequenz und einen Grafikkarte mit 2D Beschleunigung namens Pixel Processor PXP (inkl. E-INK Display Controller EPDC mit bis zu 2332x1650 5 Bit Graustufen-Support). Der integrierte Speichercontroller kann laut NXP mit 400 MHz LPDDR2 und LPDDR3 umgehen (32 Bit Interface). Festspeicher kann durch die drei Verbindungen mit eMMC 5.0 oder SD 3.0 angebunden werden. Ausserdem können 2x USB 2.0 OTG mit PHY nach aussen geführt werden. WLAN, Bluetooth, GPS und Camera Sensoren müssen durch externe Chips angebunden werden.
Der i.MX 6SLL ist Pin-kompatibel mit dem i.MX 6SoloLite.
Model | HiSilicon Kirin 655 | NXP i.MX 6SLL | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Series | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Codename | Cortex-A53 | Cortex-A9 | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Serie: Cortex-A9 |
|
| ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Clock | 2100 MHz | 1000 MHz | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Cores / Threads | 8 / 8 | 1 / 1 | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Technology | 16 nm | 40 nm | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features | ARMv8-ISA, Mali-T830 MP2, Dual SIM LTE (Cat. 6), LPDDR3 Memory Controller | 32-Bit DRAM Controller 400 MHz LPDDR2/LPDDR3, E-INK Display Controller, 2D Graphics Acceleration, eMMC 5.0, USB 2.0 OTG | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
iGPU | ARM Mali-T830 MP2 (900 MHz) | NXP PXP | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Architecture | ARM | ARM | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Announced | ||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
L1 Cache | 64 KB | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
L2 Cache | 256 KB | |||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Manufacturer | www.nxp.com |